深圳厚铜pcb打样价格实惠,款式多 设计高速pcb板的关键之一就是要尽可能的减小由于线路阻抗引起的压降和高频电磁场转换而引入的各种噪声。通常用两种方法来解决上述问题。一是电源总线技术(power bus),另一种方法就是采用一个单独的电源层进行供电。后者在很大程度上缓解了压降和噪声的问题,但考虑到多层pcb的工艺复杂,昂贵的费用和较长的制作周期,一般设计者们更喜欢采用前者,因而有必要对电源总线的合理布线进行分析讨论。
采用了电源总线技术,各个元器件悬挂在电源总线上,所以又称之为悬挂式总线,电源 总线的宽度通常比普通的信号线要宽,采用总线技术后,虽然可以减小压降和和噪声的问题,但它们仍然存在的。
首先来看压降问题,假设电源电压为3.3v,0a,ab,bc,cd,be,af各段导线的电阻为0.05ω,pcb板上的每个元器件的扇出或吸入电流为200ma,并作两个理想假定: 1.不考虑由于a,b,c处电源线地突然拐角而产生的电压电流突变; 2.不考虑边界元件(1,4,9,12)由于电磁场地相互转换而引起的边界效应。